یکی از مهم ترین عملیات پردازنده های سیگنال دیجیتال فیلتر کردن است که معادل عملیات جمع و ضرب متوالی است. ادغام دو واحد ضرب کننده و جمع کننده موجود در ساختار این پردازنده ها منجر به ایجاد یک واحد جدید به نام ضرب جمع کننده می شود. جهت بهبود کارایی واحد ضرب جمع کننده، از سامانه های اعداد مانده ای می توان بهره گرفت. این سامانه به دلیل انجام عملیات به صورت موازی روی پیمانه ها و محدود کردن انتشار رقم نقلی به داخل هر پیمانه، سرعت و توان مصرفی مدارهای محاسباتی مانند ضرب کننده و ضرب جمع کننده را بهبود می بخشند. از میان مجموعه پیمانه {2n+1, 2n, 2n-1}، مدارهای پیمانه 2n+1 به دلیل نیاز به مسیر داده (n+1) بیتی، مسیر بحرانی خواهند بود. در این مقاله، ابتدا یک واحد ضرب جمع کننده برای پیمانه 2n+1 ارائه شده و سپس، برای بهبود بیشتر کارایی از روش خط لوله و چند ولتاژی استفاده می شود. نتایج شبیه سازی بیان گر بهبود تأخیر، توان مصرفی و PDP مدارهای پیشنهادی بدون کاهش کارایی نسبت به مدارهای موجود است.